htw saar Piktogramm QR-encoded URL
Zurück zur Hauptseite Version des Moduls auswählen:
Lernziele hervorheben XML-Code

Rechnerarchitektur

Modulbezeichnung:
Bezeichnung des Moduls innerhalb des Studiengangs. Sie soll eine präzise und verständliche Überschrift des Modulinhalts darstellen.
Rechnerarchitektur
Modulbezeichnung (engl.): Computer Architecture
Studiengang:
Studiengang mit Beginn der Gültigkeit der betreffenden ASPO-Anlage/Studienordnung des Studiengangs, in dem dieses Modul zum Studienprogramm gehört (=Start der ersten Erstsemester-Kohorte, die nach dieser Ordnung studiert).
Elektrotechnik, Bachelor, ASPO 01.10.2005
Code: E610
SWS/Lehrform:
Die Anzahl der Semesterwochenstunden (SWS) wird als Zusammensetzung von Vorlesungsstunden (V), Übungsstunden (U), Praktikumsstunden (P) oder Projektarbeitsstunden (PA) angegeben. Beispielsweise besteht eine Veranstaltung der Form 2V+2U aus 2 Vorlesungsstunden und 2 Übungsstunden pro Woche.
2V (2 Semesterwochenstunden)
ECTS-Punkte:
Die Anzahl der Punkte nach ECTS (Leistungspunkte, Kreditpunkte), die dem Studierenden bei erfolgreicher Ableistung des Moduls gutgeschrieben werden. Die ECTS-Punkte entscheiden über die Gewichtung des Fachs bei der Berechnung der Durchschnittsnote im Abschlusszeugnis. Jedem ECTS-Punkt entsprechen 30 studentische Arbeitsstunden (Anwesenheit, Vor- und Nachbereitung, Prüfungsvorbereitung, ggfs. Zeit zur Bearbeitung eines Projekts), verteilt über die gesamte Zeit des Semesters (26 Wochen).
2
Studiensemester: 6
Pflichtfach: ja
Arbeitssprache:
Deutsch
Prüfungsart:
Klausur

[letzte Änderung 14.12.2009]
Verwendbarkeit / Zuordnung zum Curriculum:
Alle Studienprogramme, die das Modul enthalten mit Jahresangabe der entsprechenden Studienordnung / ASPO-Anlage.

E610 Elektrotechnik, Bachelor, ASPO 01.10.2005 , 6. Semester, Pflichtfach
Arbeitsaufwand:
Der Arbeitsaufwand des Studierenden, der für das erfolgreiche Absolvieren eines Moduls notwendig ist, ergibt sich aus den ECTS-Punkten. Jeder ECTS-Punkt steht in der Regel für 30 Arbeitsstunden. Die Arbeitsstunden umfassen Präsenzzeit (in den Vorlesungswochen), Vor- und Nachbereitung der Vorlesung, ggfs. Abfassung einer Projektarbeit und die Vorbereitung auf die Prüfung.

Die ECTS beziehen sich auf die gesamte formale Semesterdauer (01.04.-30.09. im Sommersemester, 01.10.-31.03. im Wintersemester).
Die Präsenzzeit dieses Moduls umfasst bei 15 Semesterwochen 30 Veranstaltungsstunden (= 22.5 Zeitstunden). Der Gesamtumfang des Moduls beträgt bei 2 Creditpoints 60 Stunden (30 Std/ECTS). Daher stehen für die Vor- und Nachbereitung der Veranstaltung zusammen mit der Prüfungsvorbereitung 37.5 Stunden zur Verfügung.
Empfohlene Voraussetzungen (Module):
Keine.
Als Vorkenntnis empfohlen für Module:
Modulverantwortung:
Prof. Dr. Martina Lehser
Dozent/innen:
Prof. Dr. Martina Lehser


[letzte Änderung 12.03.2010]
Lernziele:
In diesem Modul werden Grundlagen über Strukturen von Rechnersystemen und deren wesentlichen Komponenten vermittelt. Die Studierenden erwerben sich hiermit detaillierte Kenntnisse und Konzepte über das Zusammenwirken einzelner Komponenten. Sie sind in der Lage, die Funktionen und Arbeitsweise in Rechnersystemen nachzuvollziehen und können sich selbständig mit zukünftigen Entwicklungen in der Rechnertechnologie auseinandersetzen und diese nachvollziehen.

[letzte Änderung 14.12.2009]
Inhalt:
1.Grundlagen
  1.1......Begriffsklärungen,
  1.2......Taxonomie von Rechnerarchitekturen
2.Architektur und Organisation von Mikroprozessoren
  2.1......Sequentielle Rechner: Von Neumannsches Rechnerkonzept
  2.2......Grundzüge der Prozessor-Architekturen
  2.3......Speicherorganisation und Speicherverwaltung
  2.4......Konzepte der Parallelarbeit
  2.5......Eigenschaften moderner Mikroprozessoren und Microcontroller

[letzte Änderung 14.12.2009]
Weitere Lehrmethoden und Medien:
Skript, Folien, Beamer, PC, CD

[letzte Änderung 14.12.2009]
Literatur:
GILOI W., Rechnerarchitektur, Springer Lehrbuch
HERRMANN P., Rechnerarchitektur, Vieweg 2002        
MÄRTIN Ch., Rechnerarchitekturen. CPUs, Systeme, Software- Schnittstelle. Hanser 2001
HENESSEY/PATTERSON, Computer Architecture, 3rd Ed. 2002

[letzte Änderung 14.12.2009]
[Sat Dec 28 11:04:28 CET 2024, CKEY=er, BKEY=e, CID=E610, LANGUAGE=de, DATE=28.12.2024]